강의

멘토링

커뮤니티

NEW
Hardware

/

Semiconductor

AI基盤アナログ/デジタル回路設計自動化実務 - 実務LDO/AXI-Lite IP設計と検証

「サムスン電子、SKハイニックス現場」が求める「AI基盤回路設計/検証自動化」実務講義です。 TSMC 180nm PDKベースLDO IP設計・検証自動化 + AI基盤AXI-Lite RTL実装 + Python/TCL/Batch Script Regression自動化能力を完成させます。

31名 が受講中です。

難易度 中級以上

受講期間 無制限

  • samcoach
Python
Python
system-verilog
system-verilog
uvm
uvm
batch-script
batch-script
rtl
rtl
Python
Python
system-verilog
system-verilog
uvm
uvm
batch-script
batch-script
rtl
rtl

受講後に得られること

  • TSMC 180nm PDKベースのLDO IP設計および5-Corner/Monte Carlo検証自動化システム - Python/Batch Scriptによる数百個のテストケース夜間無人実行、PSRR/Dropout/Transient Sign-off自動レポート生成方法

  • ChatGPTを活用したAXI-Lite SoC Protocol RTL自動生成及びUVM/SVA検証能力 - AI Prompt EngineeringによるFSM SpecのSystemVerilog変換、Protocol Violation自動検出

  • Python/TCL/DOスクリプト統合Regression Test自動化インフラ構築能力 - Synthesis → STA → Power解析までワンクリック実行、3日間の作業を30秒に短縮するワークフロー

  • PVT Corner 62,500通りの組み合わせ自動検証及びStatistical Yield予測システム - TT/FF/SS/FS/SF Corner + Monte Carlo 1000回シミュレーション、6-Sigma設計戦略及びCpk分析能力

  • サムスン電子/SKハイニックス志望者向け GitHubポートフォリオ + 合格履歴書 + 面接回答完成 - Setup/Hold Time、Timing Closure、Coverage-driven Verification 実践回答セット


AI時代、回路設計エンジニアが生き残る方法は?


回路設計就活生の皆さん、5年目以下ジュニアエンジニアの皆さんはご注目ください!

(👇下の動画を視聴する)

回路設計におけるAI活用能力と自動化とは?

💡最近サムスン電子、SKハイニックスの採用公告を見ると...

サムスン電子DS部門とSKハイニックスが求める回路設計自動化能力

設計自動化、Python、Perl、C++、Shell、TCL、SVA、PVT、Corner、regression、UVM…
用語は華やかだけど、実際自分は「それを全部やったわけじゃなくて…少しずつ混ぜてやった感じ」に近いです。


「大学/研究室」では

SPICE、Verilog、FPGAの実習はかなりやったものの、
AIを活用して条件を直接設計し、自動で回し、結果をコードでまとめて判断した経験はほとんどありません。.


会社に入ると

  • シニアが組んだnetlist / script / flowの上で
    「ここにcornerをもう一つ追加して回してみて」、
    「seedだけ変えてもう一度回してみて」といった仕事を主に任されます。

  • そうしているうちに、ある瞬間、
    「私は今、回路設計者なのか、それともシミュレーションを回すだけの猿なのか」という考えが浮かびます。

🔥AIベースの回路設計と検証自動化、一気に解決します。

AIベースRTL設計

AIが書いたRTLコード、そのまま使うとSynthesisで大失敗します!実際のTiming違反、Protocol衝突、Latch生成など、現場で発生するAI生成コードの致命的な落とし穴を把握し、修正する方法を学びます。AIはツールに過ぎず、最終判断はエンジニアの責任です。

AIベースRTL設計

LDO設計および検証自動化

LDO設計後の62,500種類のPVT Corner全数検証、手作業でやりますか?Python/Batch Scriptで夜間無人Regression Testシステムを構築し、Line RegulationからMonte Carlo統計分析まで自動化します。エンジニアは寝て、スクリプトは検証して、朝にPass/Failレポートだけ確認してください!

LDO設計および検証自動化

SoC Protocol設計および
System-Verilog、
SVA、UVM検証自動化

AXI-Lite Handshakeのタイミングが一つでも間違えるとSoC全体がフリーズします!SystemVerilog Assertion(SVA)でProtocol Violationを自動検出し、UVMベースの検証環境で数百個のTest-caseを夜間無人実行します。TCL/DO Script一回の実行で設計から検証、波形確認まで20秒で完了!

SoC Protocolの設計およびSystem-Verilog、SVA、UVM検証の自動化

AIベースのHW設計

Symbol/Footprintを1つ描くのに1時間ずつかけていませんか?Claude AIでDatasheetベースのCustom Footprintを自動生成し、FreeRoutingエンジンで配線まで自動化します。エンジニアは回路設計とレビューだけに集中し、反復作業はAIと自動化ツールに任せましょう!

AIベースのHW設計

独学用ノート進呈

20時間の講義でも足りず、盛り込めなかった内容があります!現場エンジニアの実践ノウハウ、デバッグケーススタディ、PDKモデリングの詳細、Script最適化のTipsなど、講義では扱いきれなかった奥深い内容を独学用ノートに収めました。講義を復習する時、つまずいた時、いつでも開いてご覧ください!

実務事例まで盛り込んだ独学用ノートをチャプター別に別途プレゼント!


📚 AI基盤回路設計/検証自動化カリキュラム

AIベース半導体回路設計/検証自動化Flow

Section 1

AI基盤半導体回路設計/検証自動化実務概論

AIと自動化が回路設計業務に与える影響と必要性を紹介します。シリコンリスピンコスト削減、Time-to-Market短縮戦略、PVT Variation検証の難しさ、そしてAI活用戦略について深く扱います。


TSMC 180nm PDKベースのアナログ回路設計Tool環境構築

Section 2

アナログ回路設計Tool環境構築及び実習

TSMC 180nm PDKベースのアナログ回路設計Tool環境を構築し、Single-Stage Amp設計を含む核心的なアナログ回路分析を実習します。プロフェッショナルな設計環境のセッティング方法を習得します。


デジタル回路設計Tool環境構築及び実習

Section 3

デジタル回路設計Tool環境構築及び実習

Verilog HDLコーディング、Logic Synthesis、Timing Analysis、Power Analysisなどデジタル回路設計全般のEDA Tool環境を構築し実習します。RTLからNetlistまでのプロセスをワンストップで経験します。


PCB HW設計Tool環境構築及びSchematic実習

Section 4

PCB HW設計Tool環境構築及びSchematic実習

組み込みボード設計のためのPCB回路設計Tool環境を構築し、Component Library生成、Power Tree設計、Debugging Interface設計を実習します。


LDO設計マスタークラス

Section 5

LDO設計マスタークラス

LDO Regulatorの核心設計技法とStability確保のノウハウを集中的に学習します。Phase Margin改善及びSpec-driven設計を実習し、DCDC Ripple除去IP設計力量を強化します。


LDOアナログIP設計及び自動測定検証システム構築

Section 6

LDOアナログIP設計及び自動測定検証システム構築

LDO IP設計後のSpec Sign-offのための自動測定及び検証システムを構築します。LTspice、Python、Batch Scriptを活用して数百種類の条件の測定自動化及び回帰テストシステムを実装します。


プロセスコーナー&モンテカルロ統計分析の自動化

Section 7

Process Corner & Monte Carlo統計解析の自動化

PVT CornerおよびMonte Carloシミュレーションを通じてStatistical Yieldを予測し、Design Marginを確保します。AIベースの検証レポート自動生成およびPost-Layout Parasitic RC Extraction連携自動再検証を実習します。


AMBA Protocol Master Class

Section 8

AMBA Protocol マスタークラス

SoCコミュニケーションの核心であるAMBA Protocol(APB、AHB、AXI)を完璧に理解し、High-Speed Premium SoC設計のためのAXI Protocol実習を行います。


AIベースRTL自動生成 - AXI-Lite SoC設計実践

Section 9

AIベースRTL自動生成 - AXI-Lite SoC設計実践

AI Prompt Engineeringを活用してFSM SpecをSystemVerilog RTLに自動変換し、AXI-Lite 5-Channel Architectureを分析します。Intel Quartus SynthesisからSVAベースのProtocol Violation検出まで実習します。


TCL/DOスクリプトベースのSoC Regression Test自動化

Section 10

TCL/DOスクリプトベースのSoC Regression Test自動化

TCL ScriptとModelSim DO Fileを活用してQuartusプロジェクトのビルド、コンパイル、波形ログ記録、カバレッジ収集などのRegression Testを自動化します。Batch Scriptを通じて数百個のTest-caseを無人検証するインフラを構築します。


Timing・Power Sign-off統合分析自動化

Section 11

Timing・Power Sign-offの統合分析自動化

SDCの作成、Static Timing Analysis(STA)、Dynamic/Static Power分析を通じてTimingおよびPower Sign-offを自動化します。Pythonスクリプトを活用してQoRレポートを統合生成する方法を学習します。


4層PCB完成

Section 12

4層PCB完成

4層PCB Stackup設計からSchematic to PCB Migration、Component Placement、Ethernet PHYおよびMCU Block Layoutの実習を行います。PCB製作のためのGerberファイル抽出まで扱います。


PCBハードウェア設計自動化Full-Stack

Section 13

PCBハードウェア設計自動化Full-Stack

LM555 Timer Astable Multivibrator設計を中心に、Schematic作成、AIベースのCustom Symbol/Footprint生成、FreeRouting自動配線、DRC CheckおよびGerberファイルExportまで、PCB設計自動化の全過程を実習します。


回路設計就職戦略完成及びAIワークフロー高度化

Section 14

回路設計就職戦略の完成とAIワークフローの高度化

職務別能力分析、合格する履歴書およびGitHubポートフォリオ作成法を学習します。実戦面接対策とともに、LLM Fine-tuning、RAGベース設計自動化などAIワークフロー高度化戦略を扱います。


こんな方のお悩みを解決できます!

📌

回路設計学士出身の就職準備生

サムスン電子、SKハイニックスなど大企業の回路設計職務に挑戦したいが
体系的な実習経験と競争力のあるポートフォリオが不足しており悩んでいる方

📌

大学院進学を悩んでいる学部生

大学院進学の代わりに実務中心の現場スキルを素早く身につけ
学士号だけでも就職市場で競争力を持ちたい方

📌

業務自動化の経験が不足している現職エンジニア

社内の自動化教育機会が不足しており、Python、TCLスクリプト活用および
AIベースの設計/検証自動化ワークフローを独学で学びたい方

受講前の参考事項


実習環境

  • オペレーティングシステム:Windows 10/11(64ビット)

  • 必須ソフトウェア:LTSpice、Quartus Prime Lite、KiCAD

  • 推奨スペック:8GB RAM以上、SSDストレージ容量50GB以上、Intel i5 / AMD Ryzen 5 CPU以上

事前知識および注意事項

  • Python、Verilog HDL、UVM、Shell Script (Batch/Tcl) の基礎知識が必要

  • 半導体回路設計に関する基本的な理解があれば、より効果的です。

  • AIベースの自動化に対する好奇心と学習意欲が重要です。

学習資料

  • 講義スライドPDF(核心内容要約)

  • 実習で使用するPDKおよびライブラリファイル

  • 講師が直接作成した自動化スクリプトのサンプルコード

Python、system-verilog、uvm、batch-script、rtlなどを扱います。


✨✨✨✨✨✨✨✨✨✨✨✨✨✨

第1次アーリーバード割引EVENT!

1次アーリーバード EVENT : 50万円 X → 30万円

2次アーリーバードEVENT:50万円 X → 33万円

3次アーリーバードEVENT:50万ウォン X → 36万ウォン

...
✨✨✨✨✨✨✨✨✨✨✨✨✨✨

ネイバーカフェを通じて受講生の皆さんとコミュニケーションを取る講義です!

  1. お知らせを受け取るためにオープンチャットルームにご参加ください!(参加コード:0459)
    https://open.kakao.com/o/gm1KFaCg

  2. 受講生資料を受け取るためにネイバーカフェに加入してください!


    https://cafe.naver.com/samcoach

  3. 毎週週末に行われるライブクラスを通じて課題フィードバック + お悩み相談を行います!


    ➡ スケジュールとライブクラスの内容はネイバーカフェを通じて毎週お知らせ(見逃し配信あり!)

  4. 就職のための様々な情報とイベントを提供いたします!
    ➡ カフェ等級アップ + 継続的なアップデート + 修了後もアクセス可能です。

回路設計就活生のためのサムコーチコミュニティとEVENT参加権限ON!

回路設計就活生のためのサムコーチのネイバーカフェにご招待します!

https://cafe.naver.com/samcoach
カフェのランクアップは、講義申請 + カフェ加入後、下記のフォームをご記入ください!
https://forms.gle/r76HSgCHNyf43qmV6

受講生の皆様には

  • サムコーチグループコンサルティング利用券

  • Advanced受講生資料権限

  • 他コンテンツ割引適用

など、様々な特典をご用意しております。

サムコーチネイバーカフェ

継続的なアップデート予定!

補足が必要な内容については、受講生の皆様と継続的にコミュニケーションを取りながら更新予定です。

(Naverカフェまたはサムコーチのユーチューブに同時アップデート予定のため、
12ヶ月の受講期間が終了しても、アップデートされた内容は受講できます。)


はじめまして、回路設計メンター、サムコーチです!🙌

  • サムスン電子DS部門 / CHIP回路設計5年目出身

    • アナログIP / デジタルシナリオ設計

    • A級特許出願

  • グローバル外国企業エンジニア技術対応

  • 前) スタートアップハードウェアアクセラレーター / MCU Firm-ware 設計

  • 前) 大手家電メーカー / オールインワン浄水器生産技術

  • 前) 中堅企業医療機器メーカー / PCB HW、CIS、DDI ASIC設計


🧭 メンター活動

  • 「職種別現職者が語る半導体職務バイブル」回路設計part著者

  • '韓国半導体産業協会 SEMI-MOOC' 回路設計核心理論及びシミュレーション講師

  • '理工系就職1位のレッツイン&キャリアコミュニティコメント'回路設計職務メンター

  • 延世大学校、漢陽大学校、建国大学校など10校以上の大学で回路設計職務ブートキャンプ/職務特講を実施

  • 回路設計職務関連の履歴書・自己紹介書・面接コンサルティング200回以上

  • 'K-デジタル基礎力量訓練' 講師 (難しい回路公式はもうやめて 目で行う半導体回路(chip)設計)

  • 「回路設計職務のパスファインダー、サムコーチ」YouTubeチャンネル運営

私たち、講義で一緒に会いましょう!🖐🏻

今この文章を読んでいるということ自体が、皆さんは回路設計職務に挑戦する資格が十分にあるということです。私の役割は、このように回路に対して情熱的な方々の挑戦が合格まで繋がるようにお手伝いすることです。
この講義は回路設計に挑戦する皆さんに「差別化された設計経験」をプレゼントいたします。

もちろんご縁があって私と一緒にロードマップに沿って回路設計プロジェクトを進めていただいても良いですが、まず無料講義(クリック)を通じてご自身でできることをやってみてください。そして必要であれば講義をお申し込みください。

それでは講義でお会いしましょう。ありがとうございます 😊

🪜 サムコーチの回路設計講座ロードマップをすべて見る
(下の画像をClick)



こんな方に
おすすめです

学習対象は
誰でしょう?

  • 学士出身で、サムスン電子/SKハイニックスの回路設計職に挑戦したいが、ポートフォリオがない方

  • 大学院 vs 就職の間で悩んでいるが、学士号で競争力を身につけたい方

  • TSMC PDK、Corner検証、STAなど実務用語を理解し、面接対策をしたい方

  • 検証自動化が必要なのは分かっているが、Python/TCLスクリプトの書き方が分からない方

  • ChatGPTでRTLを自動生成する方法を学びたいけど、始め方が分からない方

  • 会社で自動化教育の機会がなく、独学で業務効率化をしたい方

  • AI時代に遅れを取らず競争力を維持したい方

前提知識、
必要でしょうか?

  • 基本的な回路理論の知識(OpAmp、MOSFET、デジタル論理回路の基礎)

  • Python基礎文法(変数、繰り返し文、関数程度で十分です)

  • VerilogまたはSystemVerilogの基礎文法

  • ChatGPTまたはClaudeアカウント(有料モデル推奨、無料も可能)

  • Windows環境でEDA Toolをインストール可能なPC

こんにちは
です。

4,567

受講生

434

受講レビュー

235

回答

5.0

講座評価

7

講座

経歴事項

現) 半導体大手企業(チップ回路設計 4年目)

  • アナログIP / デジタルシナリオ設計

  • A級特許出願

  • グローバル外資系企業エンジニア技術対応

前) スタートアップ・インキュベーティング企業 (MCUファームウェア設計)

前) 大手家電メーカー (オールインワン浄水器生産技術)

前)中堅企業 医療機器メーカー(CIS、DDI ASIC設計)

CHIP設計への就職・転職は十分に挑戦可能です。

私と一緒に、チップ設計職への就職・転職に近づきましょう!

「半導体アナログ/デジタル回路設計を夢見ていますか?」

大手S電子の現職者の視点で、基礎からサポートいたします!

はじめまして!S電子でシステム半導体を設計しているサムコーチです :)

私はスタートアップから回路設計職に挑戦し、多くの試行錯誤を経験してきました。

PCB設計、F/W設計、FPGA設計、CHIP設計を、行き当たりばったりなやり方で経験してきました。

しかし、一つ心残りなことがありました。

「なぜ回路設計分野は、体系化された実習の機会や就職に関する情報が少ないのだろうか?」

CHIP設計を場当たり的に経験してきました。しかし、一つ心残りがありました。「なぜ回路設計分野は、体系化された実習の機会や就職に関する情報が少ないのだろうか?」

半導体工程やプログラミングなどの分野はコンテンツが豊富でしたが、回路設計は情報が少なく、まさに「隠された世界」でした。

この記事を読んでいる回路設計志望の就活生の皆さんも、私と同じようなもどかしい気持ちを感じたことがあるはずです。

そこで、現職者に相談してみたり、教授に尋ねてみたり、IDECの講義を受講してみたりもします。

しかし、分かったような分からないような、依然としてよく理解できていない場合がほとんどです。

そ・こ・で!私が直接就職までつながる体系的な講義を制作してしまいました!

私は[アナログ回路→デジタルシステム→MCUファームウェア→ドライバー設計→ソフトウェア]のすべてを経験しながら、

「Top-down / Bottom-up」スキルを通じて、製品と回路を完璧に説明できるようになりました。

 

そして、Inflearnで実務的な回路を扱いながら、「アナログ/デジタル回路」に対する私なりの直感的な解釈方法から、トレードオフを考慮する方法まで、すべてお伝えしようと思います。

 

私と一緒に基礎を固め、実務能力を積み上げて、自分だけのチップ設計ストーリーを作っていきましょう!

カリキュラム

全体

89件 ∙ (20時間 8分)

講座資料(こうぎしりょう):

授業資料
講座掲載日: 
最終更新日: 

受講レビュー

まだ十分な評価を受けていない講座です。
みんなの役に立つ受講レビューを書いてください!

期間限定セール、あと3日日で終了

¥161

29%

¥36,248

samcoachの他の講座

知識共有者の他の講座を見てみましょう!

似ている講座

同じ分野の他の講座を見てみましょう!