inflearn logo
知識共有
inflearn logo

デジタル回路

デジタル回路の基本であるブール論理、論理ゲート、回路の簡略化、状態マシン、レジスタ転送レベル設計などを学習する。また、Verilogを用いた設計手法を学習する。

16名 が受講中です。

難易度 初級

受講期間 無制限

Python
Python
Verilog HDL
Verilog HDL
FPGA
FPGA
rtl
rtl
Python
Python
Verilog HDL
Verilog HDL
FPGA
FPGA
rtl
rtl
Thumbnail

受講後に得られること

  • コンピューターハードウェアの動作原理に関する洞察 (Low-levelの理解)

  • デジタルシステムの設計および最適化能力

🖥️ 講義紹介: "0と1で設計するコンピュータの心臓、論理回路完璧ガイド"

コーディングはできるけれど、ハードウェアはさっぱりという方はいませんか? 私たちが書いたコードがどのように物理的な電気信号となり演算されるのか、その大きな秘密はまさに「論理回路」にあります。本講義は、デジタルシステムの最も基礎となる数体系から、実際のコンピュータの核心であるレジスタとメモリ設計まで、一度にマスターできるように構成されています。


🎯 何を学びますか?

本講義は、全15週間の体系的なカリキュラムを通じて、デジタル論理設計の全過程を扱います。

  1. デジタル基礎および設計原理

  • 数体系とデジタルコードの理解

  • 論理ゲートとブール代数を活用した論理式の簡略化手法


  1. 組合せおよび順序論理回路の設計

  • 加算器、比較器など多様な組合せ論理回路の設計

  • フリップフロップ(Flip-flop)を利用した記憶素子の原理


3. 実践ハードウェアシステムの構成

  • 同期順序論理回路とカウンタ設計

  • データの流れを制御するレジスタとメモリ構造の把握


💡 この講義ならではの特別な点

  • 大学専門レベルの深さ:15週分のしっかりとした週次計画を通じて、大学の専門授業を自宅で受けているような体験を提供します。

  • 中間/期末試験ガイド: 計画書に含まれる試験日程に基づき、学習者が自ら実力を点検できる核心的な要約および問題演習を提供します。

  • RTL設計の基礎:本講義で学んだメモリとレジスタの知識は、今後半導体設計および組み込み分野へ進むための最も強力な武器となります。


皆さんの工学的思考力を一段階「出力」する時です。今すぐ0と1の世界に合流してください。

こんな方に
おすすめです

学習対象は
誰でしょう?

  • ハードウェア・半導体分野の就職および専攻対策生

  • 「本当の原理」が気になるソフトウェア開発者

こんにちは
aiswです。

131

受講生

4

受講レビュー

5.0

講座評価

4

講座

国立釜慶大学校 ソフトウェア融合イノベーション院

カリキュラム

全体

13件 ∙ (16時間 54分)

講座掲載日: 
最終更新日: 

受講レビュー

まだ十分な評価を受けていない講座です。
みんなの役に立つ受講レビューを書いてください!

aiswの他の講座

知識共有者の他の講座を見てみましょう!

似ている講座

同じ分野の他の講座を見てみましょう!

無料