AIใใผในใฎใขใใญใฐ/ใใธใฟใซๅ่ทฏ่จญ่จ่ชๅๅๅฎๅ - ็พๅ ดใฎLDO/AXI-Lite IP่จญ่จใจๆค่จผ
ใใตใ ในใณ้ปๅญใSKใใคใใใฏในใฎ็พๅ ดใใงๆฑใใใใใAIใใผในใฎๅ่ทฏ่จญ่จใปๆค่จผ่ชๅๅใใฎๅฎๅ่ฌ็พฉใงใใ TSMC 180nm PDKใใผในใฎLDO IP่จญ่จใปๆค่จผ่ชๅๅ + AIใใผในใฎAXI-Lite RTLๅฎ่ฃ + Python/TCL/Batch Scriptใซใใใชใฐใฌใใทใงใณ่ชๅๅใฎในใญใซใ็ฟๅพใใพใใ
ๅ่ฌ็ 56ๅ
้ฃๆๅบฆ ไธญ็ดไปฅไธ
ๅ่ฌๆ้ ็กๅถ้
- ่งฃๆฑบ
quartus timing constraint slack๊ด๋ จ ์ง๋ฌธ
ํ์ต ์งํ๋์ค ์ ๊ณต๋ svํ์ผ๋ค๊ณผ sdc๋ฅผ ์ฌ์ฉํด์ report๋ฅผ ๋ณด์๋๋ฐ ๊ฐ์์ ๋ค๋ฅด๊ฒ negative slack์ด ๋ฐ์ํ์ง ์์ต๋๋ค slack์ ํด๊ฒฐํ๋ ๊ฒ๊น์ง ์๋ํด๋ณด๊ณ ์ถ์๋ฐ ์ด๋ป๊ฒ ํ๋ฉด ๋ ๊น์?
pythonsystem-veriloguvmbatch-scriptrtlghgh730827949
ใป
2ๆฅๅ
0
23
2
- ่งฃๆฑบ
16.์๋ฒ ๋๋๋ณด๋ schemetic ์ค๊ณ setup์ง๋ฌธ
symbol,footprint library์์ mixed signal๋ก ์ง์ ํ ํ์ผ์ ์ด๋์ ๋ค์ด๋ฐ์์์๋์?
pythonsystem-veriloguvmbatch-scriptrtlghgh730827949
ใป
13ๆฅๅ
0
39
2
- ่งฃๆฑบ
์๋ํ ์ค์ต 2-2
์ฌ๋ ค์ฃผ์ tsmc018_MC.lib ๋ค์ด๋ฐ๊ณ run ํ๋๊น ์ด๋ฐ ์ค๋ฅ๊ฐ ๋์ค๋๋ฐ ์ด๋ป๊ฒ ํด์ผ ๋๋์?<img src="https://cdn.inflearn.com/public/files/posts/49d0
styleaps215956
ใป
2ใถๆๅ
0
39
2
- ่งฃๆฑบ
์๋ํ ์ค์ต 2-2 ์๋ฃ ๋ฌธ์
[์๋ํ ์ค์ต 2-2] Monte Carlo PDK ๋ชจ๋ธ๋ง ๋ฐ ๋ชฌํ ์นด๋ฅผ๋ก ์๋ฎฌ๋ ์ด์ 50ํ ์งํํ๊ธฐ์๋ฃ์์ tsmc018_MC.lib ํ์ผ์ด ์์ด์ผ ๋ ๊ฑฐ ๊ฐ์๋ฐ<
pythonsystem-veriloguvmbatch-scriptrtloscar1301499
ใป
2ใถๆๅ
0
64
2
- ่งฃๆฑบ
EDA playground axi_lite simulation
<img src="https://cdn.inflearn.com/public/files/posts/f01007a7-0747-42e2-b16a-4df0a5eaa6e5/e6ed5235-2351-45c8-94b5-21526e6949b9.png" media-type="img"
pythonsystem-veriloguvmbatch-scriptrtl20231117629434
ใป
2ใถๆๅ
0
52
2
- ่งฃๆฑบ
tb ์ค๋ฅ (iff)
์ ๊ณตํด์ฃผ์ testbench ํ์ผ์ synthesis ๋๋ฆฌ๋๋ค์๊ณผ ๊ฐ์ ์๋ฌ๊ฐ ๋์์ต๋๋ค. <p style="text-align: l
pythonsystem-veriloguvmbatch-scriptrtlไฝๆ่ ใชใ
ใป
2ใถๆๅ
0
48
2
- ่งฃๆฑบ
ํ๊ธ ์ฃผ์
์ ๊ณตํ์ ํ์ผ์ quartus์ ์ฌ๋ฆฌ๋ ํ๊ธ ์ฃผ์์ด ์ ๋์ค๋๋ฐ ํน์ ์ด๋ป๊ฒ ํด๊ฒฐํด์ผํ๋์?
pythonsystem-veriloguvmbatch-scriptrtl20231117629434
ใป
2ใถๆๅ
0
67
2

