수강평 총 164,795개, 만족도 96.8%
🔥실시간으로 올라오는 진짜 수강평!🔥
aws를 처음 접하는 비전공자입니다. 예전에 aws 뭘 잘못 만졌다가 저도 모르는 사이 5만원 정도가 빠져나갔습니다 그래서 AWS 듣기만해도 무섭고 또 지출이 생길까봐 매우 조마조마했습니다. 하지만 이 강의는 그런 비용마저 매 섹션마다 깔끔히 제거해주어 너무 안심이 되는 강의입니다. 또한 어려운 여러 용어들을 비전공자 입장에 맞게 쉽게 설명해주어 자연스럽게 머리에 전체적인 그림 이 그려져서 AWS를 더 쉽게 이해할 수 있었던 것 같아요! 마지막에 다 이해하고 잘 들었다 생각했는데 막상 처음부터 끝까지 다시 제가 개발한 백엔드 API를 배포하고 리소스를 연동하는 과정이 생각보다 쉽지 않았습니다. 강의를 듣고 따라할땐 너무 쉬워서 눈감고도 하겠는데? 이랬는데 저 혼자 할때는 쉬워서 눈감고도 하는게 아니라 막히는 부분이 많아 눈이 절로 감기는 경험이었습니다. 꼭 혼자 처음부터 끝까지 해보는게 정말 중요한 것 같습니다. 강의 너무 알차게 잘 들었습니다!!
Verilog 설계와 테스트벤치에서의 검증만 경험하고, 실제 HW에서 검증해 볼 수 있는 환경이 필요했습니다. Vivado에서 FPGA에 올리기 위한 비트스트림 생성 기능까지 제공함을 알고 있었는데, 어떻게 기능들을 사용할지 막막하고, 막상 보드를 구매하는 과정부터 막막함이 많았습니다. 맛비님 강의를 수강하기 위해 보드 선정도 해 보고, 제공해주신 강의를 들으며, FPGA를 통한 HW 설계란 어떤 것인지, Ideal 하지 않은 실제 HW에서는 어떤 제약들이 존재하는지(STA를 통해 Timing Met을 위한 과정 등)을 몸소 체험해 볼 수 있었습니다. 이제 강의를 수강하였으니(학부 수업과 병행하는 관계로 꽤 오랜 시간 걸렸지만..) 하나씩 곱씹어 보면서 HW 설계 역량과 Vitis를 사용하기 위해 SW 역량까지 같이 길러보려 합니다. 학부생 수준에서는 Synopsys나 Cadence Tool을 사용하기 어려운 실정인데, 저희 학교에서 Frontend Tool을 제공하는 강의가 있어 모두 다루어 본 결과, DFT를 제외하면 사실상 Vivado로 커버가 거의 가능해서, ASIC 설계를 희망하시는 분들도 수강하시면 아주 좋을 듯 합니다. 좋은 강의 제공해주셔서 감사합니다. XUP 실습이 완료되는 대로 AMBA AXI에 대한 깊은 이해를 위해 Verilog 시즌 2에서 다시 찾아뵙겠습니다.
최근 Hot 한 강의
-
(2025) 일주일만에 합격하는 정보처리기사 실기
-
김영한의 실전 데이터베이스 - 설계 1편, 현대적 데이터 모델링 완전 정복
-
김영한의 실전 자바 - 기본편
-
김영한의 실전 데이터베이스 - 기본편
-
카카오 개발자와 함께하는 워크플로우 기반의 대용량 트래픽 처리 기법 [ By. 비전공자 & Kakao 개발자 ]
-
한 입 크기로 잘라먹는 Next.js(v15)
-
[4주 과정] <클로드 코드> 완독 챌린지 : 매일 1시간씩 4주 동안 클로드 코드 도서 완독하기!
-
한 입 크기로 잘라 먹는 리액트(React.js) : 기초부터 실전까지
-
TRACE32 입문 - MCU & RTOS 개발자를 위한 실전 디버깅 과정
-
스프링 핵심 원리 - 기본편