[프로젝트-1] 참고, Address Map, DDRI Features
550
작성한 질문수 8
zynq DDR 컨트롤러 특성상 burst length 는 16개, burst size 는 8바이트가 최대네요.
BASE_ADDR 는 최소 1MB 이후가 안전해 보이네요.
(0x100000 ~ 0x3fffffff)
zynq User Guide 에서 캡쳐한 것입니다.
답변 1
0
안녕하세요 :)
거기까지는 확인 못해봤는데, 그런 문서가 있었군요.
제 생각에는
Base address 는 말씀해주신 내용이 맞는 것 같아요.
Burst length 경우에는,
IP <-> Interconnect (crossbar) <-> DDR ctrl <-> DDR
순이기 때문에
IP가 16 burst 초과를 보내도 중간에서 converting 해주지 않을까 하는 예상은 됩니다.
System 상 AXI4 Spec 을 그대로 따르기 때문에 burst length 를 32 로 보내도 잘 동작 할 것 같아요. (뇌피셜이긴 한데.. 아마 잘 될겁니다.)
좋은 의견 감사합니다!
즐공하세요 :)
[HDL 32장-2부] 참고 링크 관련
1
35
2
[HDL 22장] F/F CE 관련 질문
1
46
2
13강에 언급된 강의 내용 질문
1
61
2
22장 vaild/ready
1
97
1
output, reg 선언
1
81
3
gvim
1
63
1
fifo의 stall과 퍼포먼스 드랍
1
59
2
Design Valid I/F
1
74
2
valid/ready 스트림 구조 관련 질문이 있습니다!
1
90
2
IDLE state의 시점관련
1
64
2
skid buffer의 handshake 방향이 반대로 되어 있는 이유
1
109
3
[wdma] AWLEN_w의 값이 1일 경우 r_burst_cnt_w와 AWLEN_w의 async 인한 bready 발행X 이슈?
1
71
2
system verilog 사용이유.
1
132
2
AXI_VIP 사용 시 glitch 발생
1
96
1
왜 배속이 안되요?
1
114
2
다이어그램 이해
1
72
2
27.[프로젝트-1] Mem copy IP를 FPGA에 올려보기
1
75
2
27.[프로젝트-1] Mem copy IP를 FPGA에 올려보기
1
90
3
[HDL 38장: RDMA 코드 실습편] MOR fifo에서 "ARLEN_r" 존재의 이유가 궁금합니다
1
113
2
[HDL 35장 AXI-Stream I/F 실습편] sync_fifo 사용 이유
1
129
1
예외처리 관련 질문
1
78
2
AXI의 ID의 역할은?
1
190
2
28장 강의 AXI 이론편관련질문
0
113
1
37장 Data bit width 질문
1
59
2





