설계독학맛비's 실전 Verilog HDL Season 1 (Clock부터 Internal Memory까지)
설계독학맛비
281.822 ₫
Chỉ 19 giờ
24%
212.177 ₫
Cơ bản / Verilog HDL, FPGA, Embedded
5.0
(149)
현업자와 함께 Verilog HDL을 이용하여 비메모리 반도체 설계의 기본 지식과 경험을 쌓아봅시다.
Cơ bản
Verilog HDL, FPGA, Embedded
설계독학맛비's 실전 Verilog HDL Season 1 (Clock부터 Internal Memory까지)
설계독학맛비
281.822 ₫
Chỉ 19 giờ
24%
212.177 ₫
Cơ bản / Verilog HDL, FPGA, Embedded
5.0
(149)
현업자와 함께 Verilog HDL을 이용하여 비메모리 반도체 설계의 기본 지식과 경험을 쌓아봅시다.
Cơ bản
Verilog HDL, FPGA, Embedded
설계독학맛비's 실전 Verilog HDL Season 1 (Clock부터 Internal Memory까지)
설계독학맛비
281.822 ₫
Chỉ 19 giờ
24%
212.177 ₫
Cơ bản / Verilog HDL, FPGA, Embedded
5.0
(149)
회로설계 입문자를 위한 디지털, 아날로그 설계와 실무 Project
회로설계 멘토 삼코치
113.377 ₫
Chỉ 19 giờ
24%
85.842 ₫
Cơ bản / Verilog HDL, FPGA, amp, circuit
5.0
(32)
삼성전자 현직자가 알려주는 디지털/아날로그 회로설계 기초와 실무! 회로설계 용어집, 세부 직무 선택 방법, 직무 면접 대비법까지 모두 받아가세요!
Cơ bản
Verilog HDL, FPGA, amp
회로설계 입문자를 위한 디지털, 아날로그 설계와 실무 Project
회로설계 멘토 삼코치
113.377 ₫
Chỉ 19 giờ
24%
85.842 ₫
Cơ bản / Verilog HDL, FPGA, amp, circuit
5.0
(32)
디지털 회로설계 실무 : Computer Architecture 와 SoC 프로토콜 Digital IP 설계하기
회로설계 멘토 삼코치
306.117 ₫
Chỉ 19 giờ
24%
229.993 ₫
Cơ bản / Verilog HDL, Computer Architecture, FPGA, Embedded, amba
5.0
(120)
디지털 회로설계 직무 합격자 90%가 했던 경험! [삼성전자 현직자가 실무에서 가장 자주 쓰는 컴퓨터 구조(CPU / SRAM / CACHE / DRAM / NAND) + SoC 프로토콜 설계(FIFO / AMBA / Serial통신) 프로젝트]로 반도체 제품의 이해 + 실무 경험과 스펙 + 취업 활용법까지 얻어가세요!
Cơ bản
Verilog HDL, Computer Architecture, FPGA
디지털 회로설계 실무 : Computer Architecture 와 SoC 프로토콜 Digital IP 설계하기
회로설계 멘토 삼코치
306.117 ₫
Chỉ 19 giờ
24%
229.993 ₫
Cơ bản / Verilog HDL, Computer Architecture, FPGA, Embedded, amba
5.0
(120)
설계독학맛비's 실전 Verilog HDL Season 2 (AMBA AXI4 완전정복)
설계독학맛비
437.311 ₫
Chỉ 19 giờ
24%
328.793 ₫
Trung cấp trở lên / Verilog HDL, FPGA, amba, Embedded
4.9
(44)
설계독학과 함께 Verilog HDL을 이용하여 SoC Bus의 기본이 되는 AMBA AXI4 설계와 VIP 검증 경험을 쌓아봅시다!
Trung cấp trở lên
Verilog HDL, FPGA, amba
설계독학맛비's 실전 Verilog HDL Season 2 (AMBA AXI4 완전정복)
설계독학맛비
437.311 ₫
Chỉ 19 giờ
24%
328.793 ₫
Trung cấp trở lên / Verilog HDL, FPGA, amba, Embedded
4.9
(44)
설계독학맛비's 실전 FPGA를 이용한 HW 가속기 설계 (LED 제어부터 Fully Connected Layer 가속기 설계까지)
설계독학맛비
336.891 ₫
Chỉ 19 giờ
25%
252.668 ₫
Trung cấp trở lên / FPGA, Embedded
5.0
(82)
설계독학맛비와 함께! FPGA의 기본 지식과 HW 가속기 설계 경험을 쌓아봅시다.
Trung cấp trở lên
FPGA, Embedded
설계독학맛비's 실전 FPGA를 이용한 HW 가속기 설계 (LED 제어부터 Fully Connected Layer 가속기 설계까지)
설계독학맛비
336.891 ₫
Chỉ 19 giờ
25%
252.668 ₫
Trung cấp trở lên / FPGA, Embedded
5.0
(82)
Verilog FPGA Program 1 (Arty A7-35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Cơ bản / Verilog HDL, FPGA
5.0
(14)
Verilog를 이용한 FPGA 구현
Cơ bản
Verilog HDL, FPGA
Verilog FPGA Program 1 (Arty A7-35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Cơ bản / Verilog HDL, FPGA
5.0
(14)
설계독학맛비's 실전 AI HW 설계를 위한 바이블, CNN 연산 완전정복 (Verilog HDL + FPGA 를 이용한 가속기 실습)
설계독학맛비
374.144 ₫
Chỉ 19 giờ
24%
281.822 ₫
Trung cấp trở lên / Verilog HDL, FPGA, CNN, Embedded
5.0
(33)
맛비와 함께 AI 하드웨어의 기본을 공부합니다. 비메모리 설계 전문가로서 좋은 AI HW를 설계하기 위한 필수 지식을 담았습니다.
Trung cấp trở lên
Verilog HDL, FPGA, CNN
설계독학맛비's 실전 AI HW 설계를 위한 바이블, CNN 연산 완전정복 (Verilog HDL + FPGA 를 이용한 가속기 실습)
설계독학맛비
374.144 ₫
Chỉ 19 giờ
24%
281.822 ₫
Trung cấp trở lên / Verilog HDL, FPGA, CNN, Embedded
5.0
(33)
Verilog FPGA Program 4 (MCU Porting, HIL-A35T)
alex
150.629 ₫
Chỉ 19 giờ
24%
113.377 ₫
Trung cấp trở lên / Verilog HDL, FPGA
FPGA 내에 MCU Core IP를 포팅(Porting)해서 사용하는 것을 구현합니다.
Trung cấp trở lên
Verilog HDL, FPGA
Verilog FPGA Program 4 (MCU Porting, HIL-A35T)
alex
150.629 ₫
Chỉ 19 giờ
24%
113.377 ₫
Trung cấp trở lên / Verilog HDL, FPGA
Verilog FPGA Program 1 (HIL-A35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Cơ bản / Verilog HDL, FPGA
Verilog HDL을 이용하여 FPGA 프로그램을 설계하는 강의입니다.
Cơ bản
Verilog HDL, FPGA
Verilog FPGA Program 1 (HIL-A35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Cơ bản / Verilog HDL, FPGA
Verilog FPGA Program 3 (DDR Controller, Arty A7-35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Trung cấp trở lên / verilog, FPGA
5.0
(6)
강의을 통하여 FPGA를 이용한 DDR Controller를 구현할 수 있습니다.
Trung cấp trở lên
verilog, FPGA
Verilog FPGA Program 3 (DDR Controller, Arty A7-35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Trung cấp trở lên / verilog, FPGA
5.0
(6)
Verilog FPGA Program 5 (LVDS/Serdes, HIL-A35T)
alex
93.941 ₫
Chỉ 19 giờ
24%
71.265 ₫
Trung cấp trở lên / verilog, FPGA
5.0
(4)
FPGA에서 LVDS(Serdes)를 구현합니다.
Trung cấp trở lên
verilog, FPGA
Verilog FPGA Program 5 (LVDS/Serdes, HIL-A35T)
alex
93.941 ₫
Chỉ 19 giờ
24%
71.265 ₫
Trung cấp trở lên / verilog, FPGA
5.0
(4)
Verilog FPGA Program 3 (DDR Controller, HIL-A35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Trung cấp trở lên / Verilog HDL, FPGA
4.0
(3)
강의를 통해 FPGA를 이용한 DDR Controller를 구현할 수 있습니다.
Trung cấp trở lên
Verilog HDL, FPGA
Verilog FPGA Program 3 (DDR Controller, HIL-A35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Trung cấp trở lên / Verilog HDL, FPGA
4.0
(3)
Verilog ZYNQ Program 1 (Zynq mini 7020)
alex
100.419 ₫
Chỉ 19 giờ
24%
76.124 ₫
Trung cấp trở lên / Verilog HDL, zynq, FPGA, vivado
5.0
(4)
본 강의는 Xilinx ZYNQ 보드를 활용하는 내용입니다. 본 강의의 내용을 이해하면 Embedded_SW + User_Logic 을 이해하고 실무에 적용할 수 있는 스킬을 배우게 됩니다.
Trung cấp trở lên
Verilog HDL, zynq, FPGA
Verilog ZYNQ Program 1 (Zynq mini 7020)
alex
100.419 ₫
Chỉ 19 giờ
24%
76.124 ₫
Trung cấp trở lên / Verilog HDL, zynq, FPGA, vivado
5.0
(4)
Verilog FPGA Program 4 (MCU Porting, Arty A7-35T)
alex
150.629 ₫
Chỉ 19 giờ
24%
113.377 ₫
Trung cấp trở lên / FPGA
5.0
(1)
FPGA안에 무료 MCU IP를 Porting 해서 사용하는 것을 알려드립니다.
Trung cấp trở lên
FPGA
Verilog FPGA Program 4 (MCU Porting, Arty A7-35T)
alex
150.629 ₫
Chỉ 19 giờ
24%
113.377 ₫
Trung cấp trở lên / FPGA
5.0
(1)
Verilog FPGA Program 2 (MicroBlaze, HIL-A35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Cơ bản / FPGA, MicroBlaze, Verilog HDL
Xilinx FPGA에서 MicroBlaze를 구현하는 방법을 알아봅니다.
Cơ bản
FPGA, MicroBlaze, Verilog HDL
Verilog FPGA Program 2 (MicroBlaze, HIL-A35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Cơ bản / FPGA, MicroBlaze, Verilog HDL
Verilog FPGA Program 2 (MicroBlaze2, Arty A7-35T)
alex
93.941 ₫
Chỉ 19 giờ
24%
71.265 ₫
Trung cấp trở lên / FPGA, MicroBlaze
5.0
(2)
이 강의는 Microblaze 고급 과정입니다. 강의를 통해 Microblaze 응용 방법을 배울 수 있습니다.
Trung cấp trở lên
FPGA, MicroBlaze
Verilog FPGA Program 2 (MicroBlaze2, Arty A7-35T)
alex
93.941 ₫
Chỉ 19 giờ
24%
71.265 ₫
Trung cấp trở lên / FPGA, MicroBlaze
5.0
(2)
Verilog를 이용한 FPGA 활용 기초
alex
25.915 ₫
Chỉ 19 giờ
25%
19.436 ₫
Cơ bản / verilog, FPGA
5.0
(9)
이 강의를 통하여 수강생들은 Verilog 학습에 필요한 기본, 핵심 지식을 습득하게 됩니다.
Cơ bản
verilog, FPGA
Verilog를 이용한 FPGA 활용 기초
alex
25.915 ₫
Chỉ 19 giờ
25%
19.436 ₫
Cơ bản / verilog, FPGA
5.0
(9)
Verilog FPGA Program 2 (MicroBlaze, Arty A7-35T)
alex
93.941 ₫
Chỉ 19 giờ
24%
71.265 ₫
Cơ bản / FPGA, MicroBlaze, Verilog HDL
5.0
(5)
Xilinx FPGA 에서 MicroBlaze를 구현하는 내용입니다.
Cơ bản
FPGA, MicroBlaze, Verilog HDL
Verilog FPGA Program 2 (MicroBlaze, Arty A7-35T)
alex
93.941 ₫
Chỉ 19 giờ
24%
71.265 ₫
Cơ bản / FPGA, MicroBlaze, Verilog HDL
5.0
(5)
Verilog FPGA Program 6 - DDR Arbiter (HIL-A35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Cơ bản / Verilog HDL, FPGA
본 강의는 DDR Memory Arbiter를 구현합니다.
Cơ bản
Verilog HDL, FPGA
Verilog FPGA Program 6 - DDR Arbiter (HIL-A35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Cơ bản / Verilog HDL, FPGA
Verilog FPGA Program 6 - DDR Arbiter (Arty A7-35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Cơ bản / FPGA, Verilog HDL
5.0
(1)
본 강의는 DDR Memory Arbiter를 구현합니다.
Cơ bản
FPGA, Verilog HDL
Verilog FPGA Program 6 - DDR Arbiter (Arty A7-35T)
alex
124.715 ₫
Chỉ 19 giờ
24%
93.941 ₫
Cơ bản / FPGA, Verilog HDL
5.0
(1)
FPGA의 기초
EasyFPGA
Miễn phí
Nhập môn / Verilog HDL, FPGA, system-verilog
4.4
(11)
본 강의에서는 FPGA의 기본 개념과 동작 원리를 이해하고, FPGA가 갖는 장점 및 ASIC과의 차이점을 살펴봅니다. 이어 FPGA 설계 프로세스와 FPGA 세부 설계 분야에 대해, 설명합니다. FPGA 개발 툴의 종류와 역할을 알아보고, AMD FPGA 개발 툴인 Vivado 설치를 진행합니다. 간단한 예제 디자인 실습을 통해, FPGA 설계 과정을 경험합니다.
Nhập môn
Verilog HDL, FPGA, system-verilog
FPGA의 기초
EasyFPGA
Miễn phí
Nhập môn / Verilog HDL, FPGA, system-verilog
4.4
(11)
FPGA로 배우는 실전 이더넷 시스템 구현 – TEMAC IP 기반 Gigabit 통신 설계
EasyFPGA
56.688 ₫
Chỉ 19 giờ
22%
43.731 ₫
Cơ bản / Verilog HDL, FPGA, ethernet, xilinx, vivado
2.7
(3)
이 강의는 AMD FPGA와 TEMAC IP를 이용해 Gigabit Ethernet 통신 시스템을 설계하는 방법을 소개합니다. Vivado에서 TEMAC IP를 생성 및 설정하고, Top 모듈과 연결하여 1Gbps 속도의 Ethernet 프레임 송수신이 가능한 하드웨어 시스템을 설계합니다. Ethernet 프로토콜의 기본 개념, 프레임 구조, 디버깅 방법(ILA, Wireshark 등)도 함께 학습합니다. ARP 응답 및 UDP 송신 RTL을 설계하고 PC에서 성능을 측정합니다.
Cơ bản
Verilog HDL, FPGA, ethernet
FPGA로 배우는 실전 이더넷 시스템 구현 – TEMAC IP 기반 Gigabit 통신 설계
EasyFPGA
56.688 ₫
Chỉ 19 giờ
22%
43.731 ₫
Cơ bản / Verilog HDL, FPGA, ethernet, xilinx, vivado
2.7
(3)
FPGA에 UART 구현하기
EasyFPGA
32.393 ₫
Chỉ 19 giờ
24%
24.295 ₫
Cơ bản / FPGA, system-verilog, uart, vivado
UART는 가장 기본적이며 널리 활용되는 시리얼 통신 방식으로, FPGA 설계를 처음 접하는 입문자에게 매우 적합한 학습 주제입니다. 본 강의에서는 UART의 통신 원리와 프레임 구조를 상세히 이해하고, 이를 기반으로 RTL(Register Transfer Level) 설계를 통해 송수신 로직을 직접 구현해보는 과정을 진행합니다. FPGA 상에서 UART를 구현함으로써 디지털 회로 설계 능력을 체계적으로 키우고, 시뮬레이션 및 검증을 통해 실제 하드웨어 수준에서 동작을 확인하는 경험을 쌓을 수 있습니다. 또한 Soft Processor인 MicroBlaze와 Xilinx UART IP를 활용한 방식도 함께 학습하여, 프로세서 기반의 시스템 설계 흐름 및 인터페이스 구성을 폭넓게 이해하게 됩니다. 이를 통해 논리 설계와 프로세서 설계를 아우르는 포괄적인 개발 역량을 갖출 수 있습니다.
Cơ bản
FPGA, system-verilog, uart
FPGA에 UART 구현하기
EasyFPGA
32.393 ₫
Chỉ 19 giờ
24%
24.295 ₫
Cơ bản / FPGA, system-verilog, uart, vivado