Basic Design Synthesis Training (デジタル回路設計の実装)

半導体チップはどのような段階を経て設計・製造されるのでしょうか。 PI(Physical Implementation) / PD(Physical Design)職務で必要とされる論理回路の基本概念と、チップ設計フロー(Chip Design Flow)について一歩ずつ確認し、現場でデジタルチップ回路設計に使用されるツールを基に、合成プロセスの主要な概念について見ていきます。

難易度 入門

受講期間 無制限

EDA
EDA
digital-logic
digital-logic
vlsi
vlsi
soc
soc
asic
asic
EDA
EDA
digital-logic
digital-logic
vlsi
vlsi
soc
soc
asic
asic

学習した受講者のレビュー

学習した受講者のレビュー

5.0

5.0

오병철

32% 受講後に作成

SoC Physical Design Engineerです。ASIC業界に従事しており、Front End Engineerと協業してTapeoutする間、Front Endの業務を理解したくて受講することになりました。 さらに、RTL Designに関する知識も習得できて良いと思います。時間に余裕がある時に聞いていると、ヒーリングされるような感じでした。 説明を落ち着いて上手にしてくださり、見落としていたPointを再び頭に刻むことができました。Tape-Out Flowにおいて気になる事項もありましたし、新しく知った事項があって良かったです。 今後の業務遂行において、良い参考になりそうです。ありがとうございます。

5.0

강동우

100% 受講後に作成

半導体設計分野の講義でこれほど詳細で分かりやすく説明してくれる講義があったでしょうか..とても良い動画をありがとうございます。実際のデザインハウスで進められるflow を..何よりも日本語でこれほどKindに説明してくださる動画..とても貴重で嬉しかったです。落ち着いて説明してくださり、耳にもすっと入ってきて他の方々にもお勧めしそうです 半導体設計方面を初めて入門される方にぴったりの講義だと思います。 良い品質の講義を改めてありがとうございます!また別の講義がアップされるか待つことになりそうです〜

5.0

이규호

100% 受講後に作成

半導体設計の分野はいつも難しくて遠い存在に感じていましたが、この講義を聞いて考えが完全に変わりました。最初は用語も馴染みがなく、流れもよく掴めませんでしたが、講師の方が一つ一つ分かりやすく説明してくださったので、自然と理解できるようになりました。おかげでこの分野に興味も湧いて、もっと勉強してみたいと思うようになりました。難しいとばかり思っていた内容をこんなに興味深く教えてくださって、本当にありがとうございました!!

受講後に得られること

  • PI(Physical Implementation)、PD(Physical Design)の観点からのデジタル論理回路の理解

  • デジタルチップ回路設計プロセスの理解

  • 現場で主に使われるSynopsys Design Compilerを利用したSynthesis(合成)の主要概念

合成 (Synthesis)

合成とは?

  • VerilogなどのHDLで記述されたRegister Transfer Levelの設計をGate Levelに変換

  • 変換プロセスにおいて、Synopsys Design Constraintという制約条件に合わせてデザインを最適化

  • 最終的にファウンドリから提供されるスタンダードセル(Standard cell)へマッピング


デジタル回路設計実装の始まり、合成を学ぶ。

デジタル回路設計実装段階の始まり、正しく理解してこそチップが完成します。

合成は、抽象的な段階と物理的な段階をつなぐ最初の関門です。
結局、合成を理解することは、回路設計プロセス全体を理解することです。
実務の現場では、合成およびタイミング検証の経験がある新入社員が好まれます。
しかし、関連ツールは高価でアクセシビリティが低いため、学校や独学では勉強しにくい領域です。
この講義では、実務で使用されるDesign Compilerベースの合成プロセスを段階別に経験することができ、
合成だけでなく、回路実装の職務で使用される多くの概念について説明します。

合成講義で扱う内容

  • セクション1. 合成に必要なデジタル論理回路の基礎内容

    • デジタルシステム

    • Timingの概念

  • セクション2. Digital Chip Design Flowに関する具体的な理解

    • SoC / ASIC

    • Physical Implementation (Front-End) / Physical Design (Back-End) Flow

  • セクション3. 実務で最も多く使用される合成ツールであるSynopsys Design Compilerを利用した合成の理解

    • デザインセットアップ (Design Setup)

    • Synopsys Design Constraints (SDC)

    • 合成テクニック

    • タイミング解析


合成講義を通じて得られるもの

  • 合成のために必要な準備過程

  • Design最適化のためのSDCコマンドの理解

  • タイミングの概念および分析

  • Compile過程における様々なテクニック

  • 実務で使用される用語への理解

準備事項

  • Digital Designを「実体」のあるGateにマッピングする過程であるため、以下の予備知識が必要

    • デジタル論理回路

    • CMOSの動作原理

    • Verilog言語に関する基礎知識

  • Linux環境

    • 講義内容のための必須事項ではありませんが、実務ではすべてLinux環境を使用します。

  • EDAツールと対話するためのTCL

    • 同様に必須事項ではありませんが、合間に勉強しておくのが良いでしょう。


講義に関連する学習内容の参考サイト

  • PI / PD分野で最も多く使用されるスクリプト言語であるTCL

実習チャレンジ講義を進行中

  • 講義の受講後に実習を進めてみたいなら?

    • インフランチャレンジ講義 [2週間合成実習チャレンジ] 運営中(毎期先着5名)

    • Synopsys社のDesign Compilerを使用してみる絶好の機会です。



こんな方に
おすすめです

学習対象は
誰でしょう?

  • ASIC、SoC設計分野の就職準備生

  • 半導体アカデミー / ETRI / IDEC 就職連携教育 準備生

  • PI(Physical Implementation) / PD(Physical Design)職務 新入社員

前提知識、
必要でしょうか?

  • 論理回路

  • 半導体素子

  • デジタル集積回路

こんにちは
MetaEncoreです。

138

受講生

18

受講レビュー

15

回答

5.0

講座評価

6

講座

AI(人工知能)やIoT(モノのインターネット)など、カスタムチップ(ASIC、特定用途向け集積回路)に対する市場の要求は高まっており、実際に多くのチップが設計されていますが、実質的な生活の変化にまでつながるケースは稀です。

多くのASIC設計が機能的にエラーがあったり、計画していた性能条件を満たせなかったりするためです。優れた半導体を作り、私たちの生活をより豊かにするためには、大規模化・複雑化した設計を扱える高度な機能および性能検証を提供するためのサービスが必要です。メタアンコールは、そのようなサービスを提供することで、人々に利益をもたらす半導体が増えることを目指している会社です。

もっと見る

カリキュラム

全体

28件 ∙ (5時間 20分)

講座掲載日: 
最終更新日: 

受講レビュー

全体

6件

5.0

6件の受講レビュー

  • somisomisomsomi님의 프로필 이미지
    somisomisomsomi

    受講レビュー 3

    平均評価 5.0

    5

    100% 受講後に作成

    • mn1231479237님의 프로필 이미지
      mn1231479237

      受講レビュー 1

      平均評価 5.0

      5

      32% 受講後に作成

      • dwoo09109047님의 프로필 이미지
        dwoo09109047

        受講レビュー 1

        平均評価 5.0

        修正済み

        5

        100% 受講後に作成

        半導体設計分野の講義でこれほど詳細で分かりやすく説明してくれる講義があったでしょうか..とても良い動画をありがとうございます。実際のデザインハウスで進められるflow を..何よりも日本語でこれほどKindに説明してくださる動画..とても貴重で嬉しかったです。落ち着いて説明してくださり、耳にもすっと入ってきて他の方々にもお勧めしそうです 半導体設計方面を初めて入門される方にぴったりの講義だと思います。 良い品質の講義を改めてありがとうございます!また別の講義がアップされるか待つことになりそうです〜

        • metaencorehr
          知識共有者

          강동우様、 メタアンコールはデジタル設計および検証分野の様々なコンテンツを準備しております。 お役に立てて嬉しく思います。 貴重な受講レビューをありがとうございます。

      • obc8646521889님의 프로필 이미지
        obc8646521889

        受講レビュー 1

        平均評価 5.0

        5

        32% 受講後に作成

        SoC Physical Design Engineerです。ASIC業界に従事しており、Front End Engineerと協業してTapeoutする間、Front Endの業務を理解したくて受講することになりました。 さらに、RTL Designに関する知識も習得できて良いと思います。時間に余裕がある時に聞いていると、ヒーリングされるような感じでした。 説明を落ち着いて上手にしてくださり、見落としていたPointを再び頭に刻むことができました。Tape-Out Flowにおいて気になる事項もありましたし、新しく知った事項があって良かったです。 今後の業務遂行において、良い参考になりそうです。ありがとうございます。

        • metaencorehr
          知識共有者

          오병철様のご受講評価をありがとうございます。 実務遂行に役立ちそうとのことで嬉しいですね。

      • pa0202711님의 프로필 이미지
        pa0202711

        受講レビュー 1

        平均評価 5.0

        5

        100% 受講後に作成

        半導体設計の分野はいつも難しくて遠い存在に感じていましたが、この講義を聞いて考えが完全に変わりました。最初は用語も馴染みがなく、流れもよく掴めませんでしたが、講師の方が一つ一つ分かりやすく説明してくださったので、自然と理解できるようになりました。おかげでこの分野に興味も湧いて、もっと勉強してみたいと思うようになりました。難しいとばかり思っていた内容をこんなに興味深く教えてくださって、本当にありがとうございました!!

        • metaencorehr
          知識共有者

          이규호様、 馴染みのない内容が多いですが、できるだけ分かりやすく説明しようと努力いたしました。 メタアンコールでは今後もより多くの講義を開講できるよう努力しております。 引き続きご関心をお寄せください。 貴重な受講レビューをありがとうございます。

      ¥41,686