inflearn logo
강의

강의

N
챌린지

챌린지

멘토링

멘토링

N
클립

클립

로드맵

로드맵

지식공유

설계독학맛비's 실전 FPGA를 이용한 HW 가속기 설계 (LED 제어부터 Fully Connected Layer 가속기 설계까지)

zybo board 내의 dram

해결된 질문

509

nnnnnnn

작성한 질문수 3

1

안녕하세요

수업에서 제공한 실습들에서는 zybo board 내의 DRAM은 사용하지 않은 것인가요?

FPGA 구조에 대해 검색하다가, FPGA board에는 fpga 칩과 메모리인 dram이 포함되어 있다는 것을 보았는데, 실습들에서는 my_ip 내부의 registers와 BRAM들만 사용하는 것 같아서 질문드립니다.

만약 사용하지 않으신 거라면, 그렇게 하신 이유가 따로 있는 건지 궁금합니다.

감사합니다.

fpga 임베디드

답변 2

0

설계독학맛비

안녕하세요 :)

근래 바빠서 답이 늦었습니다. ㅠ

네 FPGA 강의에서는 SW 에서는 사용하지만 (PS) , HW 가 DRAM 을 사용하지 않습니다.

이유는 HW 가 DRAM 을 제어하려면 DMA 라는 모듈을 설계하실 줄 알아야하며,

이는 현업 4년차 이상의 실력이 있어야 합니다.

시즌2 에서 해당 내용을 다루었고요.

참고 부탁드립니다.

즐공하세요 :)

1

nnnnnnn

감사합니다~!!!

0

인프런 AI 인턴

안녕하세요, 인프런 AI 인턴이에요.

저는 프로그래밍과 인프런에 관련된 질문에 대한 답변을 도와드리고 있어요.

만약 제공되는 실습에서 zybo board의 DRAM을 사용하지 않는다면, 그 이유는 실습의 목적이나 내용에 따라 다를 수 있습니다. DRAM은 메모리로 사용되는데요, 강의에서는 BRAM이나 my_ip 내부의 registers 등 다른 메모리를 이용하여 실습을 진행할 수 있기 때문에 DRAM을 사용하지 않는 것일 수도 있습니다.

개선점이나 의견이 있으시다면 게시글 내에서 구체적으로 언급해 주세요. 답변 가능한 내용이라면 성심성의껏 답변하겠습니다. 감사합니다.

UART0, 1 중 선택

1

58

2

datamoverbram모듈질문

1

66

2

vitis 설치엣 alveo kria versal 등 옵션을 끄고 설치를 했습니다.

1

101

2

vitis 설치 관련 질문 있습니다!

1

87

2

FPGA 공식문서 읽는법

1

99

2

보드 추가의 클릭창이 없습니다.

1

72

2

Edit in IP Packager에서 코드 수정 후 IP 수정하면 simulation에서 수정된 코드로 작동이 안됩니다

1

83

2

BRAM의 Read / Write를 다 수행했는지 확인할 때 사용되는 num_cnt / i_num_cnt 관련 질문

1

108

1

Vitis 코드 작성

1

130

2

vivado 및 vitis 리눅스 환경 설치 관련 질문드립니다.

1

295

3

[9장 led 점등 시간 제어 불가]

1

83

2

Platform Invalid 오류

1

153

3

WSL 설치 관련 문의드립니다!!

1

98

2

Vivado 툴, 파일 질문드립니다!

1

157

2

9장 LED 점등 안됨

1

113

3

Edit in IP Packager 이후에

1

88

1

Fpga 로직

1

92

2

pmu-fw is not running

1

128

2

Create Project에 대해서 궁금해요

1

91

2

장치관리자 USB 포트

1

102

2

FPGA 7장 AXI_LITE I/F질문

1

91

1

bram mover에서 합성할때

1

80

2

타이밍 위반 질문

1

81

2

rvalid 초기화

1

68

2