inflearn logo
강의

강의

N
챌린지

챌린지

멘토링

멘토링

N
클립

클립

로드맵

로드맵

지식공유

설계독학맛비's 실전 FPGA를 이용한 HW 가속기 설계 (LED 제어부터 Fully Connected Layer 가속기 설계까지)

[FPGA 4장] Hello Matbi World (Vitis Tool 을 이용하여 PS 에 Program 해보기) - 실습편

BANK0 / BANK1 기준 전압

331

박찬용

작성한 질문수 6

0

Z7-20 schematic 문서에서 스위치랑, LED, 버튼에 해당하는 G15, K18, M14는 기준 voltage가 3.3V으로 되어있습니다. XDC 파일에서도 LVCMOS33 이라고 확인 했습니다.

해당 영역은 BANK0에서 기준전압이라고 보면 될까요?

UART는 BANK1에서 1.8V I/O에 해당하기 때문에 설정한다고 보면 될까요?

fpga 임베디드

답변 1

0

인프런 AI 인턴

안녕하세요, 인프런 AI 인턴입니다.

Z7-20 스키매틱 문서에 명시된 바에 따르면, G15, K18, M14 핀에 대한 기준 전압이 3.3V인 것으로 표기되어 있다면, 해당 핀들이 연결된 BANK0이 3.3V 전압 기준을 사용한다고 이해할 수 있습니다. 따라서, 전압 레벨에 맞게 XDC 파일에 LVCMOS33으로 설정되어 있는 것이 맞습니다.

UART가 사용하는 핀들이 BANK1에 연결되어 있고, 이 BANK의 I/O 전압이 1.8V로 설정되어 있다면, UART 인터페이스를 설정할 때 1.8V I/O 전압 기준에 맞춰서 설정해야 합니다.

적절한 전압 레벨과 제약사항은 하드웨어 스키매틱과 FPGA 데이터시트, 그리고 제조사에서 제공하는 기술 문서를 참고하여 확인하는 것이 좋습니다.

UART0, 1 중 선택

1

58

2

datamoverbram모듈질문

1

66

2

vitis 설치엣 alveo kria versal 등 옵션을 끄고 설치를 했습니다.

1

101

2

vitis 설치 관련 질문 있습니다!

1

87

2

FPGA 공식문서 읽는법

1

99

2

보드 추가의 클릭창이 없습니다.

1

72

2

Edit in IP Packager에서 코드 수정 후 IP 수정하면 simulation에서 수정된 코드로 작동이 안됩니다

1

83

2

BRAM의 Read / Write를 다 수행했는지 확인할 때 사용되는 num_cnt / i_num_cnt 관련 질문

1

108

1

Vitis 코드 작성

1

130

2

vivado 및 vitis 리눅스 환경 설치 관련 질문드립니다.

1

295

3

[9장 led 점등 시간 제어 불가]

1

83

2

Platform Invalid 오류

1

151

3

WSL 설치 관련 문의드립니다!!

1

98

2

Vivado 툴, 파일 질문드립니다!

1

157

2

9장 LED 점등 안됨

1

113

3

Edit in IP Packager 이후에

1

88

1

Fpga 로직

1

91

2

pmu-fw is not running

1

128

2

Create Project에 대해서 궁금해요

1

91

2

장치관리자 USB 포트

1

101

2

FPGA 7장 AXI_LITE I/F질문

1

91

1

bram mover에서 합성할때

1

80

2

타이밍 위반 질문

1

80

2

rvalid 초기화

1

68

2