강의

멘토링

로드맵

NEW
Hardware

/

Semiconductor

Đào tạo Tổng hợp Thiết kế Cơ bản (디지털 회로설계 구현)

Chip bán dẫn được thiết kế và sản xuất qua những giai đoạn nào? Chúng ta sẽ tìm hiểu từng bước một về các khái niệm cơ bản của mạch logic cần thiết trong công việc PI(Physical Implementation) /PD(Physical Design) và Chip Design Flow, đồng thời khám phá các khái niệm chính của quá trình tổng hợp dựa trên các công cụ được sử dụng trong thiết kế mạch chip số tại thực tế.

9 học viên đang tham gia khóa học này

  • MetaEncore
vlsi
asic
synthesis
회로설계
합성
EDA
digital-logic
soc

Dịch cái này sang tiếng Việt

  • Hiểu về Mạch Logic Số từ góc độ PI(Physical Implementation), PD(Physical Design)

  • Hiểu về quy trình thiết kế mạch Digital Chip

  • Các khái niệm chính của Synthesis (tổng hợp) sử dụng Synopsys Design Compiler được sử dụng chủ yếu trong thực tế

Tổng hợp (Synthesis)

Tổng hợp là gì?

  • Chuyển đổi thiết kế Register Transfer Level được viết bằng HDL như Verilog sang Gate Level

  • Trong quá trình chuyển đổi, tối ưu hóa Design theo ràng buộc Synopsys Design Constraint

  • Cuối cùng, thực hiện Mapping với Standard cell được cung cấp bởi Foundry


Bắt đầu triển khai thiết kế mạch số, học về tổng hợp.

Bắt đầu giai đoạn triển khai thiết kế mạch số, phải hiểu đúng thì chip mới hoàn thành được.

Tổng hợp là cửa ngõ đầu tiên kết nối giai đoạn tr추상 và giai đoạn vật lý.
Cuối cùng, hiểu về tổng hợp chính là hiểu về toàn bộ quá trình thiết kế mạch.
Trong thực tế, các công ty ưu tiên tuyển dụng nhân viên mới có kinh nghiệm về tổng hợp và xác minh timing.
Tuy nhiên, các công cụ liên quan đắt đỏ và khó tiếp cận nên khó có thể học tập ở trường hoặc tự học.
Trong khóa học này, bạn có thể trải nghiệm từng bước quá trình tổng hợp dựa trên Design Compiler được sử dụng trong thực tế,
và không chỉ tổng hợp mà còn giải thích nhiều khái niệm được sử dụng trong công việc triển khai mạch.

Những nội dung được đề cập trong khóa học tổng hợp

  • Phần 1. Nội dung cơ bản về Digital Logic Circuit cần thiết cho tổng hợp

    • Digital System

    • Khái niệm Timing

  • Phần 2. Hiểu biết cụ thể về Digital Chip Design Flow

    • SoC / ASIC

    • Luồng Triển khai Vật lý (Front-End) / Thiết kế Vật lý (Back-End)

  • Phần 3. Hiểu về tổng hợp sử dụng Synopsys Design Compiler - công cụ tổng hợp được sử dụng nhiều nhất trong thực tế

    • Thiết lập Thiết kế

    • Synopsys Design Constraints (SDC)

    • Kỹ thuật Tổng hợp

    • Phân tích thời gian


Những gì thu được thông qua bài giảng tổng hợp

  • Quá trình chuẩn bị cần thiết cho việc tổng hợp

  • Hiểu về lệnh SDC để tối ưu hóa Design

  • Khái niệm và phân tích Timing

  • Các kỹ thuật khác nhau trong quá trình Compile

  • Hiểu biết về các thuật ngữ được sử dụng trong thực tế

Chuẩn bị

  • Digital Design là quá trình Mapping thành Gate có "thực thể" nên cần có kiến thức tiên quyết như sau

    • Mạch logic số

    • Nguyên lý hoạt động của CMOS

    • Kiến thức cơ bản về ngôn ngữ Verilog

  • Môi trường Linux

    • Mặc dù không phải là yêu cầu bắt buộc cho nội dung bài giảng, nhưng trong thực tế công việc thì tất cả đều sử dụng môi trường Linux.

  • Công cụ TCL để giao tiếp với EDA tool

    • Tương tự, đây không phải là điều bắt buộc, nhưng tốt nhất là nên học tập trong thời gian rảnh rỗi.


Các trang web tham khảo cho nội dung học tập liên quan đến bài giảng

  • Blog giới thiệu nội dung tổng quan về VLSI và Digital Chip Design Flow

  • TCL là ngôn ngữ Script được sử dụng nhiều nhất trong lĩnh vực PI / PD



Khuyến nghị cho
những người này

Khóa học này dành cho ai?

  • Sinh viên chuẩn bị việc làm trong lĩnh vực thiết kế ASIC, SoC

  • Sinh viên chuẩn bị cho chương trình đào tạo liên kết việc làm Học viện Bán dẫn / ETRI / IDEC

  • Nhân viên mới vị trí PI(Physical Implementation) / PD(Physical Design)

Cần biết trước khi bắt đầu?

  • Mạch logic

  • Thiết bị bán dẫn

  • Mạch tích hợp số

Xin chào
Đây là

AI(Artificial Intelligence)와 IoT(Internet of Things) 등 주문형 chip(ASIC, application-specific integrated circuit)에 대한 시장의 요구는 늘어나고 있고, 실제로 많은 chip들이 설계되고 있으나, 실질적인 삶의 변화로까지 이어지지는 경우는 드뭅니다.

많은 ASIC 설계들이 기능적으로 오류가 있거나, 계획하였던 성능 조건을 만족시키지 못하기 때문입니다. 좋은 반도체를 만들어서 우리의 삶을 좀 더 윤택하게 하려면, 규모가 커지고 복잡해진 설계를 다룰 수 있는 고도화된 기능 및 성능 검증을 제공하기 위한 서비스가 필요합니다. 메타앙코르는 그러한 서비스를 제공함으로써 사람을 이롭게 하는 반도체가 많아지는 것을 목표로 하는 회사입니다.

Chương trình giảng dạy

Tất cả

28 bài giảng ∙ (5giờ 20phút)

Ngày đăng: 
Cập nhật lần cuối: 

Đánh giá

Chưa có đủ đánh giá.
Hãy trở thành tác giả của một đánh giá giúp mọi người!

Ưu đãi có thời hạn

191 ₫

24%

6.905.561 ₫

Khóa học khác của MetaEncore

Hãy khám phá các khóa học khác của giảng viên!