inflearn logo
강의

강의

N
챌린지

챌린지

멘토링

멘토링

N
클립

클립

로드맵

로드맵

지식공유

설계독학맛비's 실전 FPGA를 이용한 HW 가속기 설계 (LED 제어부터 Fully Connected Layer 가속기 설계까지)

[FPGA 4장] Hello Matbi World (Vitis Tool 을 이용하여 PS 에 Program 해보기) - 실습편

FPGA 취급(?)에 관하여 질문드립니다.

해결된 질문

278

Graph

작성한 질문수 3

2

맛비님께서 알려주신 Hello world까지 잘 따라오게 되었습니다.

그런데 강의에서와 같이 10을 넣어줄 때 반복적으로 출력되는 문구를 확인하고 종료를 하려니 막상 어떻게 멈춰야 하는지알 수가 없었습니다

시뮬레이션이 끝나면 그냥 FPGA보드의 스위치를 통해 그냥 꺼도 별 상관(?)이 없는지 궁금합니다.

따로 정해진 종료 수순이 있나요?..

fpga 임베디드

답변 1

1

설계독학맛비

안녕하세요 :)

예제에 보시면 While(1) 이라 멈출 수 없죠.  멈추는 code 를 넣는다고 해도 최종적으로는 결국은 스위치 off 입니다. OS 개념이 현재는 없어서, 바로 스위치를 off 하셔도 괜찮습니다. (10년째 막끄는... ㅠ.ㅠ)

즐공하세요 :)

0

Graph

감사합니다 :) 그냥 속 편히 on off 해도 되겠네요

UART0, 1 중 선택

1

50

2

datamoverbram모듈질문

1

63

2

vitis 설치엣 alveo kria versal 등 옵션을 끄고 설치를 했습니다.

1

96

2

vitis 설치 관련 질문 있습니다!

1

84

2

FPGA 공식문서 읽는법

1

95

2

보드 추가의 클릭창이 없습니다.

1

70

2

Edit in IP Packager에서 코드 수정 후 IP 수정하면 simulation에서 수정된 코드로 작동이 안됩니다

1

81

2

BRAM의 Read / Write를 다 수행했는지 확인할 때 사용되는 num_cnt / i_num_cnt 관련 질문

1

106

1

Vitis 코드 작성

1

130

2

vivado 및 vitis 리눅스 환경 설치 관련 질문드립니다.

1

289

3

[9장 led 점등 시간 제어 불가]

1

81

2

Platform Invalid 오류

1

145

3

WSL 설치 관련 문의드립니다!!

1

96

2

Vivado 툴, 파일 질문드립니다!

1

150

2

9장 LED 점등 안됨

1

109

3

Edit in IP Packager 이후에

1

82

1

Fpga 로직

1

89

2

pmu-fw is not running

1

126

2

Create Project에 대해서 궁금해요

1

89

2

장치관리자 USB 포트

1

98

2

FPGA 7장 AXI_LITE I/F질문

1

89

1

bram mover에서 합성할때

1

77

2

타이밍 위반 질문

1

78

2

rvalid 초기화

1

66

2