inflearn logo
강의

강의

N
챌린지

챌린지

멘토링

멘토링

N
클립

클립

로드맵

로드맵

지식공유

설계독학맛비's 실전 FPGA를 이용한 HW 가속기 설계 (LED 제어부터 Fully Connected Layer 가속기 설계까지)

[FPGA 5장] LED 깜박이기 (PL 영역을 사용해보자 + Clock Frequency 를 이해하고 계신가요?) - 실습편

arty 2switch 4led 조언

291

고다휘

작성한 질문수 12

1

강의에서 사용된 zybo는 스위치:led=1:1이라서
one-hot state로 구현한 것이라고 생각이됩니다.
즉 sw[n] -> led[n]

맛비님도 가지고 계셔서 아시겠지만 arty z710는 2개의 스위치와 4개의 led를 가지고 있습니다.
이 경우에는 verilog코드를 어떻게 짜야 2개 스위치로 4개 led를 제어할 수 있을까요? 그냥 verilog만 생각하면 쉽게 짤 거 같은데, 아직 FPGA와 연결되는 그 flow를 생각하는게 헷갈리다보니, 조언을 부탁드리고 싶어서 질문을 남겨봅니다.

 

*우선 sw은 2비트로 선언하고 진행하고 있습니다.
다만 당연하게도 LED0, LED1만 테스트되는 상황이네요

fpga 임베디드

답변 1

0

설계독학맛비

안녕하세요 :)

창의력이 필요할 것 같아요 (switch (sw) 로 Led 한개 키는 방법 알면, 여러개 키는 방법은 (중요한) 문제는 아니겠죠?)

저라면, 이렇게 해볼 수 있지 않을까요?

led 0 = sw 0 & sw 1;

led 1 = sw 2 & sw 3;

스위치 두개 전부 켜져야 불켜진다? 이렇게도 바꿔볼 수 있겠네요.

즐공하세요 :)

1

고다휘

답변감사합니다

사실 스위치 2개면 2bit니까 4개의 led를 제어할 수 있는 것은 당연한데,

그렇다면 각각 00, 01, 10, 11 일 때 켜지도록 코딩해봐야겠네요.

각 스위치마다 하나씩 연동되는 zybo보다는 덜 직관적이지만 위와같이 구현은 될 것 같네요!

감사합니다!

UART0, 1 중 선택

1

58

2

datamoverbram모듈질문

1

66

2

vitis 설치엣 alveo kria versal 등 옵션을 끄고 설치를 했습니다.

1

101

2

vitis 설치 관련 질문 있습니다!

1

87

2

FPGA 공식문서 읽는법

1

99

2

보드 추가의 클릭창이 없습니다.

1

72

2

Edit in IP Packager에서 코드 수정 후 IP 수정하면 simulation에서 수정된 코드로 작동이 안됩니다

1

83

2

BRAM의 Read / Write를 다 수행했는지 확인할 때 사용되는 num_cnt / i_num_cnt 관련 질문

1

108

1

Vitis 코드 작성

1

130

2

vivado 및 vitis 리눅스 환경 설치 관련 질문드립니다.

1

295

3

[9장 led 점등 시간 제어 불가]

1

83

2

Platform Invalid 오류

1

153

3

WSL 설치 관련 문의드립니다!!

1

98

2

Vivado 툴, 파일 질문드립니다!

1

157

2

9장 LED 점등 안됨

1

113

3

Edit in IP Packager 이후에

1

88

1

Fpga 로직

1

92

2

pmu-fw is not running

1

128

2

Create Project에 대해서 궁금해요

1

91

2

장치관리자 USB 포트

1

102

2

FPGA 7장 AXI_LITE I/F질문

1

91

1

bram mover에서 합성할때

1

80

2

타이밍 위반 질문

1

81

2

rvalid 초기화

1

68

2