PS,PL 통신관련 질문있습니다.
755
작성한 질문수 3
안녕하세요 맛비님!
강의 듣던중 궁금한점이 있어서 질문 드립니다.
지금 강의 내용에서는 axi4-lite interface를 이용하여 pc에서 fpga로 데이터를 write하고 fpga에 write한 데이터를 다시 pc로 read하는 flow로 동작하는 내용인데, 데이터를 pc에서 fpga로 write하지 않고 fpga 로직 상에서 출력되는 데이터 (예를 들면, 카운터 값)을 axi4-lite interface를 이용하여 pc로 read 해올 수 있는 방법도 있는지 궁금합니다.
답변 2
1
안녕하세요 :)
알려드린 방법은 Master 가 PC 입니다. (Master : 동작의 주체가 되는 것)
그리고 양방향 (Read, Write) 가능했습니다. (방법은 영상 강의에 나와있습니다.)
================
간단하게 이렇게 해보면 어떨까요?
FPGA logic 상의 출력되는 원하시는 값을 특정 register 로 넣어두시고요.
PC 에서 scanf 로 무한루프를 통해서 읽고싶으신 Register 의 값을 읽는다.
그러면 다음 이야기의 동작이 될 것 같은데요.
데이터를 pc에서 fpga로 write하지 않고 fpga 로직 상에서 출력되는 데이터 (예를 들면, 카운터 값)을 axi4-lite interface를 이용하여 pc로 read 해올 수 있는 방법도 있는지 궁금합니다.
즐공하세요 :)
0
안녕하세요 맛비님!
빠른 답변 정말 감사합니다!
답변 주신 2번을 AXI4-Lite interface로 read만 동작 가능하게 설계 가능하다는 말씀이신건지 궁금합니다!
항상 질 높은 강의와 친절한 답변 감사합니다 :)
0
아 제가 헷갈리게 달았네요.
간단하게 이렇게 해보면 어떨까요?
FPGA logic 상의 출력되는 원하시는 값을 특정 register 로 넣어두시고요.
PC 에서 scanf 로 무한루프를 통해서 읽고싶으신 Register 의 값을 읽는다.
2번만 추가 설명한다면 SW 를 이런식으로 코딩하면 될 것 같아요.
while (1) {
read_data = Xil_In32( 읽고 싶은 register address );// HW 에 넣어두어야 겠죠?
printf("read_data : %d", read_data);
if(is_break) break; // break 조건은 직접 판단.
}
이렇게 하면 계속 읽을 것 같아요.
1
제가 이해와 지식이 부족하여 질문을 한번더 드리면 block design에서 axi 연결을 위해 맛비 님이 awprot과 arprot부분은 port생성만 하셨던거 처럼 write 부분의 port들은 생성만하고 read 부분만 동작하게 코딩하고 PC 부분은 맛비님이 답변주신 방향으로 진행하면 될까요?
0
write 부분의 port들은 생성만하고 read 부분만 동작하게 코딩하고 PC 부분은 맛비님이 답변주신 방향으로 진행하면 될까요?
제 예제에서는 이미 AXI4-Lite 로 Read, Write 할수 있는 환경이 있습니다.
그 환경을 사용하면 된다 입니다.
HW 에 Write 를 사용하지 않는다고 하신다면, 빼셔도 됩니다. (질문자님이 판단의 영역이네요.)
즐공하세요 :)
UART0, 1 중 선택
1
58
2
datamoverbram모듈질문
1
66
2
vitis 설치엣 alveo kria versal 등 옵션을 끄고 설치를 했습니다.
1
101
2
vitis 설치 관련 질문 있습니다!
1
87
2
FPGA 공식문서 읽는법
1
99
2
보드 추가의 클릭창이 없습니다.
1
72
2
Edit in IP Packager에서 코드 수정 후 IP 수정하면 simulation에서 수정된 코드로 작동이 안됩니다
1
83
2
BRAM의 Read / Write를 다 수행했는지 확인할 때 사용되는 num_cnt / i_num_cnt 관련 질문
1
108
1
Vitis 코드 작성
1
130
2
vivado 및 vitis 리눅스 환경 설치 관련 질문드립니다.
1
295
3
[9장 led 점등 시간 제어 불가]
1
83
2
Platform Invalid 오류
1
153
3
WSL 설치 관련 문의드립니다!!
1
98
2
Vivado 툴, 파일 질문드립니다!
1
157
2
9장 LED 점등 안됨
1
113
3
Edit in IP Packager 이후에
1
88
1
Fpga 로직
1
92
2
pmu-fw is not running
1
128
2
Create Project에 대해서 궁금해요
1
91
2
장치관리자 USB 포트
1
102
2
FPGA 7장 AXI_LITE I/F질문
1
91
1
bram mover에서 합성할때
1
80
2
타이밍 위반 질문
1
81
2
rvalid 초기화
1
68
2





