소개
저는 지난 20여년 동안 대기업, 중소기업에서 개발자로 일해왔고
현재는 작은 기업의 대표로 있습니다.
주요 경력사항은
Verilog HDL을 이용한 FPGA 설계
CCTV용 ISP ASIC 개발 (약 10년)
OLED Display 검사장비 개발 (약 3년)
FPGA를 이용한 장비 개발
MCU FW
STM32
PIC32
AVR, ATMEGA
DSP (TI)
Windows Application Program
Visual Studio MFC, C++
입니다.
강의
전체17수강평
- 수강 완료
wwe0898
2024.04.01
1
- 잘 정리된 내용이네요
kimjw0319
2024.01.30
1
- 비개발자로 뒤늦게 공부하는 FPGA , 쉽지 않지만 GO 합니다. 다음 스텝으로...
Joy Lee
2024.01.11
1
게시글
질문&답변
2024.04.18
Block Memory Interface 응용
안녕하세요. 코드를 압축해서 (프로젝트 파일 전체) 메일( alex@ihil.co.kr or jungatk@naver.com )로 보내주시길 바랍니다. 확인해 보고 답변드리도록 하겠습니다. 감사합니다 ~!!
- 0
- 1
- 40
질문&답변
2024.04.15
전체 시스템 구성도의 종단 저항 위치 질문
안녕하세요~ 종단저항은 CAN Transceiver 모듈에 포함되어 있습니다. 감사합니다 ~!!
- 0
- 1
- 35
질문&답변
2024.04.01
elf 파일 다운로드 오류
안녕하세요. 에러 메시지를 보니, Target no device found 가 나오네요. 이 메시지는 ST-LINK와 보드가 제대로 연결되지 않아서 발생합니다. 아래와 같이 몇가지를 시도해 보시길 바랍니다. 1) ST-LINK fw 업데이트 : st-link fw가 최신 버전으로 업데이트 되지 않으면 연결이 안되는 경우가 있습니다. 강의 5페이지의 내용을 따라서 fw 업데이트 해 보세요. 2) STM 보드에는 ST-LINK가 내장되어 있습니다. 외부와 내부 ST-LINK를 동시에 연결하면 연결 오류가 발생합니다. 7페이지의 내용대로 둘중에 하나의 방법대로 연결해 주어야 합니다. 특히 외부 ST-LINK를 사용하면서, 디버깅 메시지를 확인하기 위하여 USB 케이블을 연결하면, 외부 ST-LINK와 내부 ST-LINK가 충돌이 발생합니다. 감사합니다 ~!!
- 0
- 1
- 45
질문&답변
2024.03.22
수업 내용중 질문드립니다.
안녕하세요 1) 자료실에 " microBlaze_ manual.zip" 파일을 다운로드 받으셔서 압축을 풀면 " 7A35T_Arty_lwIP_EthernetLite_VIV2015_2.pdf " 파일이 있습니다. 해당 파일의 17페이지 내용입니다. 해당 파일을 전체적으로 보시는 것이 도움이 많이 됩니다. 2) 105 페이지가 아니고(오타입니다) 120페이지에 나와 있는 HW Design Block을 의미합니다. 3) DDR Controller를 구성하는 MIG (Memory Interface Generator)에는 많은 옵션들이 있습니다. 본 강의에는 간략하게 설명되어 있는데, Verilog FPGA Program 3 (DDR Controller, Arty A7-35T) 강의는 주 내용이 DDR Memroy Controller를 구현하는 것이기 때문에 옵션들이 자세히 설명되어 있습니다. 강의 내용들이 업데이트 되면서, 강의 제목도 변경이 되었습니다. 이러한 부분들이 제대로 반영되지 못한 점 양해 부탁 드립니다. 감사합니다 ~!!
- 0
- 1
- 151
질문&답변
2024.03.21
STM32F103R8T6으로 구현 시 문제
안녕하세요. 에러 메시지를 보니, RAM 메모리 사이즈가 부족해서 발생한 것이네요. 데이터시트를 찾아보니, STM32F103R8T6은 20 Kbytes SRAM을 지원합니다. 강의에서 사용된 STM32F411RE는 128 Kbytes SRAM 입니다. SRAM사이즈가 큰 mcu을 사용해야 할 것 같습니다. 감사합니다 ~!!(사진)
- 0
- 1
- 54